Apps & Mobile Entwicklung
AMD Instinct MI500: CDNA 6 erscheint 2027 mit HBM4E, MI455X debütiert mit Helios

AMD gab auf der CES erneut einen Ausblick auf die kommende KI-Beschleuniger-Serie Instinct MI500. Diese soll weiterhin 2027 erscheinen und nutzt die CDNA-6-Architektur in einem „fortgeschrittenen“ 2-nm-Prozess sowie HBM4E als neuen Speichertyp. Die Leistungsprognose ist absurd hoch, doch wenig aussagekräftig.
MI500 kommt mit CDNA 6
Einen enormen Leistungsschub prognostiziert AMD für die Instinct-MI500-Serie, die bekanntlich 2027 erscheinen soll. Bestätigt wurde nun, dass die GPU-Architektur CDNA 6 zum Einsatz kommt. Ob damit im Grunde der erwarteten Zusammenlegung von RDNA und CDNA als vereinte UDNA-Architektur eine Absage erteilt wird, bleibt abzuwarten. Zumindest hat der Name CDNA weiter Bestand im Profiumfeld.
Die Fertigung der MI500-Beschleuniger soll erneut in einem 2-nm-Prozess erfolgen. Dies ist zwar schon bei der für dieses Jahr geplanten MI400-Serie der Fall, allerdings spricht AMD von „Advanced 2nm“, was also eine Weiterentwicklung bedeuten kann. Bei MI500 soll zudem erstmals HBM4E zum Einsatz kommen.
Die Leistungsprognose von einer wahnwitzig hohen Steigerung um mehr als den Faktor 1.000 gegenüber Instinct MI300X darf an dieser Stelle erwähnt werden, lässt sich aber mangels Details nicht einordnen.
Zwischen MI430X und MI455X ist noch Platz: MI440X kommt
Dass zwischen der erst kürzlich vorgestellten Instinct MI430X für den HPC-Bereich und der Instinct MI455X als AI-Beschleuniger auch noch Platz ist, beweist AMD mit der nun neu vorgestellten MI440X. Dabei handelt es sich laut Hersteller um eine „On-Premises-Lösung mit 8 GPUs für Enterprise KI (Training, Feintuning und Inferenz), die sich nahtlos in bestehende Infrastrukturen integriert“.
Das Helios Rack in ganzer Pracht
Vor Ort auf der CES 2026 in Las Vegas konnte die Redaktion die Helios-Plattform mit MI455X und Epyc Venice (Zen 6) in voller Größe in Augenschein nehmen.
Darin kommen jene 72 MI455X zum Einsatz, die für 2,9 ExaFLOPS an KI-Leistung sorgen sollen. Die Epyc-Prozessoren der nächsten Generation kommen zusammen auf 4.600 Kerne und die 31 TB an HBM4 sollen vereint für 43 TB/s Durchsatz sorgen.
Ein komischer Vergleich* mit MI455X
Nicht zum ersten Mal sorgen AMDs Präsentationsfolien für Stirnrunzeln. Auf einer wird von einer 10-fachen KI-Leistung der Instinct MI455X im Vergleich zum Vorgänger Instinct MI355X gesprochen und auf eine Fußnote mit weiteren Details zu dieser Aussage verwiesen. Doch diese Fußnote am Ende der Präsentation macht die Verwirrung komplett, denn dort wird vom Vergleich von 72 MI355X mit 8 MI455X gesprochen – was bereits dem Faktor 9 entspricht. Das soll allerdings nicht korrekt sein, der Vergleich sei auf Basis von einzelnen Beschleunigern angestellt worden – ein großes Fragezeichen bleibt.
Nach weiteren Details zur MI500-Leistungsprognose gefragt, blieb AMD vor Ort verschlossen und es ist stark davon auszugehen, dass hinter dem Leistungszuwachs um den Faktor 1.000x der Vergleich von Datenformaten steckt, den die alte MI300X-Plattform noch gar nicht unterstützt. Hinzu kommt die dann wahrscheinlich fast drei bis vierfache TDP zuzüglich unzähliger weiterer Verbesserungen.