Connect with us

Apps & Mobile Entwicklung

Für Industrie und Autos: AMD bringt Ryzen AI Embedded P100 mit Zen 5 und RDNA 3.5


Für Industrie und Autos: AMD bringt Ryzen AI Embedded P100 mit Zen 5 und RDNA 3.5

Bild: AMD

AMD stellt die Nachfolger der CPU-Serie Ryzen Embedded 8000 vor. Die neuen setzen auf Zen 5 und heißen Ryzen AI Embedded P100. Bis zu 12 Kerne, eine GPU, eine NPU und Ethernet gibt es in Kombination mit DDR5 oder LPDDR5X im FP8-BGA-Package mit 28 Watt.

Das „AI“ für Künstliche Intelligenz hält nun auch in das Embedded-Portfolio von AMD Einzug. Industrieanlagen, Roboter und Autos sollen damit beispielsweise bestückt werden. Gegenüber den Vorgängern wird die Zahl der CPU-Kerne im besten Fall verdoppelt, erklärt AMD. Das gilt aber nur für kleinere Varianten, in der Spitze steigt die Zahl der Kerne von zuvor 8 auf nun 12. Die wesentliche Neuerung ist der Wechsel von Zen 4 auf Zen 5 bei der CPU-Architektur. Bei der integrierten GPU gibt es nun bis zu 8 Workgroup Processors, was 16 CUs statt vorher maximal 12 CUs bedeutet.

Auch wenn es AMD im Blog nicht explizit schreibt, weist alles darauf hin, dass es sich um die APU-Familie Gorgon Point handelt, die als Ryzen AI 400 (Pro) für Notebooks und mobile Workstations eingeführt wurden. Somit ist von einem Mix aus vollwertigen Zen-5- und kompakten Zen-5C-Kernen auszugehen, die GPU entspricht dem Typ RDNA 3.5. Bei der integrierten NPU für KI-Aufgaben handelt es sich erneut um die XDNA-2-NPU mit in diesem Fall bis zu 50 TOPS. Bei einigen Modellen (P121, P121i und P122a) wird die Leistung aber auf 30 TOPS beschränkt, diese Modelle besitzen auch die kleinsten GPU-Ausführungen mit lediglich 2 CUs oder 4 CUs.

Modelle und Eckdaten der Serie AMD Ryzen AI Embedded P100
Modelle und Eckdaten der Serie AMD Ryzen AI Embedded P100 (Bild: AMD)

Aufseiten des Speichercontrollers wird DDR5 mit bis zu 5.600 MT/s oder LPDDR5X mit 7.500 MT/s oder 8.533 MT/s unterstützt. Die beiden explizit für Automobile vorgesehenen Varianten P122a und P132a sind nur für LPDDR5X ausgelegt und bieten kein USB4, während diese Schnittstelle sonst doppelt vorhanden ist. PCIe 4.0 ist mit bis zu 16 Lanes vertreten. Diese bieten die Flaggschiffe P185 und P185 i (Industrial), deren 12 Kerne mit maximal 5,1 GHz arbeiten. Ein P121(i) kommt hingegen nur auf 4 Kerne und 14 PCIe-Lanes.

Bei der Hälfte der insgesamt 12 verschiedenen Ryzen AI Embedded P100 gibt es integriertes Ethernet mit 10 Gbit/s im Doppelpack. Softwareseitig unterstützen die APUs KI-Anwendungen via AMD ROCm. AMD verspricht zudem eine Verfügbarkeit für die nächsten 10 Jahre, damit Firmen solange gleichwertigen Ersatz erhalten können.

Marktstart im Sommer

Laut AMD werden die Modelle mit 8 bis 12 Kernen aktuell bemustert und sollen ab Juli 2026 aus der Serienfertigung verfügbar sein. Die Modelle mit 4 oder 6 Kernen sollen im zweiten Quartal die Serienfertigung erreichen.

Ryzen AI X100 mit bis zu 16 Kernen folgen

Neben dem Dutzend der heute vorgestellten Ryzen AI Embedded stehen weitere bereits in den Startlöchern. Wie AMD im Januar angekündigt hat, sind außerdem noch die Ryzen AI X100 geplant. Das „X“ steht zunächst einmal für bis zu 16 Kerne, mehr Details liegen zu dieser Serie noch nicht vor. Sie sollen noch im Laufe des ersten Halbjahres bemustert werden, sodass ein Marktstart im zweiten Halbjahr wahrscheinlich ist.



Source link

Apps & Mobile Entwicklung

Turtle Beach MC7: Jetzt bekommt auch die Maus ein Touchscreen-Display


Turtle Beach MC7: Jetzt bekommt auch die Maus ein Touchscreen-Display

Bild: Turtle Beach

Brauchen Mäuse ein Touchscreen-Display? Turtle Beach sagt mit der neuen Command Series MC7 „Ja“. Es dient als Anzeige und Tastenfeld zur Konfiguration der Maus. Übliche Gaming-Features bringt der Luxus-Nager obendrein mit.

Das auffälligste Feature der MC7 fällt sofort ins Auge. An der linken Seite sitzt ein 2,25″-Touchscreen, der laut Turtle Beach die Abtastrate und OBS Studio steuert, Apps öffnet und zur Aktivierung von Makros als Ersatz-Tastenfeld genutzt werden kann, „ohne den Fokus zu verlieren“, schreibt Turtle Beach. Diese Aussage erscheint bei einem Bildschirm ohne klar abgegrenzte Tasten im Spielgeschehen allerdings zunächst einmal unlogisch. Darüber hinaus soll das Display Daten aus Spielen und System­informationen anzeigen können.

Wechsel-Akku als Feature

Die Sensorik der MC7 stammt aus dem Turtle-Beach-Portfolio. Eingesetzt wird ein Owl-Eye-Sensor mit einer Abtastrate zwischen 50 und maximal 30.000 dpi und 750 IPS. Die Polling-Rate liegt auch im kabellosen Betrieb über einen mitgelieferten Dongle bei 8.000 Hz. Alternativ kann die MC7 per Bluetooth oder Kabel verbunden werden. Für die beiden primären Maustasten kommen Titan-Taster mit optischer Signalerfassung zum Einsatz. Sie sollen 150 Millionen Klicks überstehen.

Turtle Beach Command Series MC7 (Bild: Turtle Beach)

Zur Laufzeit macht Turtle Beach keine Angaben. Stattdessen verweist das Unternehmen auf eine praktisch unbegrenzte Laufzeit, die durch einen auswechselbaren Akku erreicht werden soll. Eine Ladestation wird mitgeliefert, es soll sich um das selbe Modell des Headsets Stealth Pro II handeln. Der Akku selbst ist allerdings ein proprietäres Modell. Das heißt auch: Die Maus ist kein Leichtgewicht, sie bringt 135 Gramm auf die Waage.

Das Display beeinflusst zudem die Form des 128 mm × 85 mm × 46 mm großen Mauskörpers, der bei der MC7 kantiger als üblich wirkt. Darin verbaut Turtle Beach insgesamt vier Zusatztasten. Drei werden rund um die Daumenauflange an der linken Seite angeordnet, eine sitzt unter dem 4D-Scrollrad. Das adaptive Rad scrollt bei langsamen Betrieb gerastert und wechselt ähnlich Logitech-Mäusen bei schneller Betätigung automatisch in einen Freilauf. Tasten und Rad können in fünf Profilen per Software konfiguriert werden. Sie regelt auch die RGB-Beleuchtung.

Preis, Verfügbarkeit, kleinere Modelle

Derzeit kann die MC7 lediglich im Webshop von Turtle Beach für rund 160 Euro vorbestellt werden. Die Auslieferung soll ab dem 19. Juli erfolgen. Zu diesem Zeitpunkt sind zudem die 120 Euro teure MC5, die den Touchscreen durch ein seitliches Mausrad ersetzt und sich den Wechselakku spart, und die kabelgebundene MC3 für knapp 80 Euro erhältlich.

Turtle Beach Command Series MC5
Turtle Beach Command Series MC5 (Bild: Turtle Beach)
Turtle Beach Command Series MC3
Turtle Beach Command Series MC3 (Bild: Turtle Beach)



Source link

Weiterlesen

Apps & Mobile Entwicklung

TSMC COUPE: Silicon Photonics im Substrat/Interposer setzt Konkurrenz zu


TSMC COUPE: Silicon Photonics im Substrat/Interposer setzt Konkurrenz zu

Bild: TSMC

Eine größere Baustelle bei TSMC ist Silicon Photonics. Hier gibt es vielfältige Anbieter, die man mit kompletter Integration toppen will. Vor allem die Thematik rund um Co-Packaged Optics (CPO) hat das Unternehmen auf dem Schirm und könnte mit kompletter Integration via COUPE die Mitbewerber übertreffen.

COUPE steht bei TSMC für Compact Universal Photonic Engine. Das Ziel ist es, ein echtes Co-Packaged-Optics-Paket zu schnüren und keine halben Lösungen, die es auf dem Weg dorthin aber definitiv geben wird. Denn in kleinen Schritten geht es bei CPO bisher voran, von der komplett losgelösten Lösung mit optischen Verbindungen im gleichen System, angeschlossen aber noch über ein Kupferkabel, über Silicon Photonics auf dem gleichen PCB, dann dem Substrat und Package bis schließlich zum Finale direkt im Interposer.

Die vom Konzern genannten Boni insbesondere für die komplette Integration am Ende, die laut eigener Aussage nur TSMC umsetzen könne, sind durchaus gewaltig. Die Latenzen sollen bereits bei der Lösung direkt im Substrat effektiv um den Faktor 10 gegenüber einer aktuellen Version „mit Kabel zum Board“ reduziert und die Effizienz verdoppelt werden. Die Basis dafür ist ein 200Gbps micro-ring modulator (MRM), die Serienproduktion hierfür beginnt im zweiten Halbjahr, erklärte TSMC auf Nachfrage. In der nächsten Generation direkt im Interposer sollen die weiteren Vorteile riesig ausfallen, sowohl beim Thema Latenz als auch bei der Effizienz.

TSMC COUPE soll dank vollständiger Integration die Konkurrenz übertreffen
TSMC COUPE soll dank vollständiger Integration die Konkurrenz übertreffen (Bild: TSMC)

TSMC war eher spät dran, was die gesamte Thematik angeht, und startete 2021 auf kleinem Niveau. Aber durch die fortschrittlichsten Technologien dürfte das Unternehmen in den kommenden Jahren den Mitbewerbern durchaus den Rang ablaufen. Erste ehemalige Partner bei Globalfoundries wie Ayar Labs sind nach zwei Generation zu TSMC gewechselt. Voran geht aber einmal mehr Nvidia, die groß auf COUPE schwenken werden. Die allererste Generation bei Nvidia kommt jedoch wohl nur zum Teil von TSMC, SPIL übernimmt hier Restarbeiten. Ähnlich ist es bei Broadcom, auch sie werden von SPIL zu TSMC wechseln.

AMD nutzt die Enosemi-Globalfoundries-Connection

Medial machte zuletzt die Rückkehr von AMD zu Globalfoundries die Runde, um Chips für Silicon Photonics zu beziehen. Was als Neuheit verkauft wurde, entspricht aber nur der halben Wahrheit. Denn im letzten Jahr hatte AMD das Unternehmen Enosemi übernommen, das wiederum Silicon-Photonics-Produkte auf Basis von Globalfoundries‘ IP entwickelt hat bei Globalfoundries ließ. Entsprechend kommen nun auch die darauf basierenden Lösungen von AMD von Globalfoundries.

Wie lange das so bleiben wird, ist jedoch abzuwarten. Da die Riesen Broadcom und Nvidia zu TSMC COUPE wechseln, könnte dies auch bei AMD in Zukunft der Fall sein. Denn vor allem des Gesamtpaket bei TSMC, fast alles aus einer Hand zu bekommen, dürfte neben den besten Fertigungstechnologien durchaus eine Rolle spielen.

COUPE ist Bestandteil von TSMCs HPC-Komplettangebot
COUPE ist Bestandteil von TSMCs HPC-Komplettangebot (Bild: TSMC)

Weitere Meldungen und Neuheiten von der Auftaktveranstaltung für dieses Jahr gibt es auf der Themenseite:

  • TSMC Technology Symposium 2026

ComputerBase hat Informationen zu diesem Artikel von TSMC vorab unter NDA erhalten. Die einzige Vorgabe war der frühestmögliche Veröffentlichungszeitpunkt.



Source link

Weiterlesen

Apps & Mobile Entwicklung

TSMC A13/A12-Fertigungsprozess: „1,2 nm“ mit Super Power Rail (ohne High-NA-EUV) ab 2029


TSMC A13/A12-Fertigungsprozess: „1,2 nm“ mit Super Power Rail (ohne High-NA-EUV) ab 2029

Bild: TSMC

Mit den Fertigungsprozessen A13 und A12 geht TSMC in die nächste Dekade. Kombiniert mit Super Power Rail wird A12 die Flaggschiffserie. Realisiert werden soll das alles weiterhin ohne High-NA-EUV, wie TSMC auf Rückfrage verdeutlicht. Die modernsten Low-NA-EUV-Belichter geben das alles problemlos her, erklärt der Hersteller.

Dr. Kevin Zhang, Senior Vice President und Deputy Co-COO bei TSMC (und zuvor auch mal 12 Jahre bei Intel), erläuterte am Vorabend des Symposiums in den USA gegenüber der Presse die kommenden Entwicklungsschritte – mit extrem hohem technischen Verständnis. Auf dem Papier sieht es dabei so aus, als würden die Schritte kleiner werden. Dies ist aber der Zweigleisigkeit geschuldet, die TSMC derzeit fährt: Es gibt einen Standardprozess, und dann eine Linie, die auf BSPD, also die rückseitige Stromversorgung der Chips setzt.

TSMC-Roadmap (Stand April 2026)
TSMC-Roadmap (Stand April 2026) (Bild: TSMC)

Diese Zweigleisigkeit wird aktuell beim N2-Prozess eingeführt. Denn der kommende Fertigungsschritt A16 ist eigentlich N2 im Herzen, jedoch mit Backside Power Delivery (BSPN) ausgestattet. Der Nachfolger von N2 ohne BSPD wird der A14-Prozess, der Nachfolger von A16 mit BSPD letztlich deshalb A12. Die Basis dafür ist entsprechend der A14-Prozess mit Optimierungen. Auch hier setzt TSMC auf das sogenannte Super Power Rail (SPR), der besten Adaption von BSPD mit direktem rückseitigem Kontakt (die ganz rechte Lösung im Bild). Intel nutzt seit Panther Lake in Intel 18A die mittlere Variante mit Power VIAs.

Verschiedene Ansätze von Backside Power Delivery
Verschiedene Ansätze von Backside Power Delivery (Bild: Applied Materials)

A14-Prozess bekommt Shrink auf A13

Auf den A14-Prozess folgt im Standardverfahren binnen eines Jahres der A13-Prozess. Dies wiederum ist heutzutage vergleichbar mit dem Schritt von N3E auf N3P oder zukünftig N2 auf N2P. Mit einem optischen Shrink kann etwas Fläche von rund sechs Prozent eingespart werden, hier und da gibt es zudem minimale Vorteile durch den zeitlichen Versatz des Prozesses, sodass zusätzliche design-technology co-optimizations (DTCO) greifen und eine verbesserte Leistung und Effizienz versprechen. Da die Design-Tools und –Regeln identisch bleiben, können A14-Kunden schnell und direkt auf den angepassten Prozess schwenken.

TSMC A13 ist der Shrink von A14
TSMC A13 ist der Shrink von A14 (Bild: TSMC)

High-NA-EUV bei TSMC weiterhin kein Thema

Stolz erklärte Zhang, dass TSMC auch bei den Prozessen für das Jahr 2029 auf High-NA werde verzichten können. Bisher hat das Unternehmen stets eine Möglichkeit gefunden, es wirtschaftlich mit den bestehenden Belichtern zu realisieren – auch heute monierte TSMC den sehr hohen Preis des rund 400 Millionen Euro teuren Systems. Die Entscheidung, wann High-NA bei TSMC zum Einsatz kommt, ist damit erneut vertagt worden, nachdem es im letzten Jahr bereits hieß, dass es vor 2029 nicht gebraucht wird.

Bei Intel könnten die ersten High-NA-Systeme eventuell ab 2027/2028 in der Produktion genutzt werden, aber auch hier klang es zuletzt danach, dass es eher später als früher wird. Ab dem Jahr 2030 dürften die High-NA-EUV-Systeme zudem einen deutlich höheren Reifegrad erreicht haben und so bestehende Low-NA-EUV-Systeme besser ergänzen können. Vermutlich tendiert TSMC erst dann zu einer Integration.

ASMLs aktuelle Roadmap
ASMLs aktuelle Roadmap (Bild: ASML)

Weitere Meldungen und Neuheiten von der Auftaktveranstaltung für dieses Jahr gibt es auf der Themenseite:

  • TSMC Technology Symposium 2026

ComputerBase hat Informationen zu diesem Artikel von TSMC vorab unter NDA erhalten. Die einzige Vorgabe war der frühestmögliche Veröffentlichungszeitpunkt.



Source link

Weiterlesen

Beliebt